聯系人:周先生
QQ: 3008239281
手機: 13537853234(微信同號)
電話: 0755-23895879
傳真: 0755-23895806
郵箱: 1794201888@qq.com
在考慮EMI控制時,設計工程師和PCB板級設計工程師應首先考慮IC芯片的選擇。集成電路的某些特性如封裝類型、偏置電壓和芯片技術(如CMOS、ECI)對電磁干擾有很大的影響。下面將重點討論IC對EMI控制的影響。
集成電路電磁干擾源
EMI集成電路的PCB的來源主要包括:EMI信號電壓和信號電流引起的方波信號頻率在輸出端,生成芯片本身的電容和電感引起的電場和磁場在數字集成電路的轉換從邏輯高到低或從邏輯低邏輯高。
集成電路芯片輸出產生的方波中含有頻率范圍較寬的正弦和諧波分量,構成了工程技術人員所關心的電磁干擾頻率分量。最高的電磁干擾頻率,也稱為電磁干擾發射帶寬,是信號上升時間(而不是信號頻率)的函數。
計算電磁干擾發射帶寬的公式為:F=0.35/TR
電路中的每一個電壓值對應一定的電流,每一個電流對應一個電壓。當IC的輸出從邏輯高到邏輯低或從邏輯低到邏輯高轉換時,這些信號電壓和信號電流會產生電場和磁場,這些電場和磁場的最高頻率是傳輸帶寬。電場和磁場強度和外部輻射的比例,不僅信號上升時間的功能,同時還取決于源到負載點信號通道之間的電容和電感控制的好壞,因此,PCB的信號源坐落在,和負載坐落在其他集成電路,電路板上的集成電路可能是,也可能不是在PCB。為了有效地控制電磁干擾,不僅要注意它的電容和電感,還要注意PCB上存在的電容和電感。
當信號電壓與信號電路的連接不緊密時,電路的電容會降低,電場的抑制作用會減弱,從而增加電磁干擾。電路中的電流也是如此。如果電流與回路結合不好,勢必會增加電路的電感,從而增強磁場,最終導致EMI的增加。這充分說明,對電場控制不好,往往導致磁場抑制不好。在電路板中用來控制電磁場的措施通常類似于在集成電路封裝中用來抑制電磁場的措施。與PCB設計一樣,IC封裝設計也會對EMI產生很大的影響。
電路中相當一部分電磁輻射是由電源母線中的電壓瞬變引起的。當輸出級跳變,連接的PCB線邏輯上“高”時,接收芯片從電源吸收電流,為輸出極提供所需的能量。對于IC連續轉換產生的uhf電流,功率總線PCB上的滾出網絡停在sink的輸出端。如果輸出極的信號上升時間為1.0ns, IC需要在1.0ns這樣短的時間內從電源中吸收足夠的電流來驅動PCB上的傳輸線。
由于IC引腳和內部電路是電源母線的一部分,吸收電流和輸出信號的時間也在一定程度上取決于工藝,所以選擇合適的sink可以在很大程度上控制上述公式中提到的三個元件。
封裝特性在電磁干擾控制中的作用
集成電路封裝通常包括一個硅基芯片,一個小的內部PCB,和一個焊錫墊。硅片上安裝小型PCB 64硅片由綁定實現線與焊盤之間的連接,也可以是直接連接在某些小的封裝PCB意識到硅片上的信號和電源和相應的包裝上的插腳之間的聯系,從而實現硅片的信號和電源節點向外。